回到顶部

第65期国际名家讲堂:Razavi教授高性能锁相环设计

2018年6月11日 8:00 ~ 2018年6月12日 19:00

收起

活动票种
    付费活动,请选择票种
    展开活动详情

    活动内容收起

    注:收费详情请关注IC咖啡公众号,查看具体活动。


    讲堂安排

    第65期国际名家讲堂


    活动时间:2018年6月11-12日

    活动地点:上海集成电路技术与产业促进中心

    (上海市浦东新区张东路1388号21幢)


    组织安排

    主办单位

    工业和信息化部人才交流中心(MIITEC)


    承办单位

    上海林恩信息咨询有限公司

    IC智慧谷


    协办单位

    上海集成电路技术与产业促进中心

    南京江北新区人力资源服务产业园

    中国半导体行业协会集成电路分会


    支持媒体

    IC咖啡、华强电子网、EEPW、EETOP、

    半导体行业观察、芯师爷、中国半导体论坛、

    芯榜、半导体行业联盟、半导体圈等


    名家介绍

    Behzad Razavi

    加利福尼亚大学洛杉矶分校电气工程系教授

    个人履历:

    毕查德.拉扎维教授于1985年在沙里夫理工大学的电气工程系获得理学学士学位,并分别于1988年和1992年在斯坦福大学电气工程系获得理学硕士和博士学位。他曾在AT&T贝尔实验室工作,随后又受聘于Hewlett-Packard实验室,直到1996年为止。1996年9月,他成为加利福尼亚大学洛杉矶分校的电气工程系副教授,随后晋升为教授。目前他从事的研究包括无线收发、频率合成,高速数据通信及数据转换的锁相和时钟恢复。他出版了150多篇论文和七本书,并获得了他的研究、教学和作者的众多奖项。


    1992年至1994年毕查德.拉扎维教授于普林斯顿大学担任助教,1995年于斯坦福大学担任助教。1993年至2002年,毕查德.拉扎维教授服务于国际固态电路协会ISSCC(International Solid-State Circuits Conference),1998年至2002年,服务于超大规模集成电路论坛。同时担任IEEE固态电路、IEEE电路及系统、高速电子等刊物特约编辑。


    毕查德.拉扎维教授与1994年因为卓越的编辑能力获ISSCC的Beatrice奖,1994年在欧洲固体电子会议上获最佳论文奖,1995年和1997年ISSCC的最佳专题小组奖,1997年TRW创新教学奖,1998年IEEE定制集成电路会议最佳论文奖,2001年度 McGraw-Hill第一编辑奖, 2001年获得ISSCC的Jack Kilby杰出学生论文奖和卓越的编辑能力的Beatrice奖,2006年获得洛克希德马丁优秀教学奖,2007年获得UCLA教员教学奖,2009、2012年获得CICC最佳邀请论文奖,2012、2015年获得超大规模集成电路会议最佳学生论文奖及2013年CICC最佳论文奖,2012年, 毕查德.拉扎维教授由于在固态电路领域做的突出贡献被IEEE固态电路协会授予Donald O. Pederson奖。Donald O. Pederson 奖是IEEE 固态电路的一个技术领域奖,该奖每年由IEEE 固态电路委员会颁发给那些“对固态电路领域有突出贡献”的人,2014年获得美国工程教育学会PSW教学奖。


    毕查德.拉扎维教授同时也被评为国际固态电路会议(ISSCC)50年以来排名前10位的作者之一。他是IEEE著名讲师、特别会员。


    讲堂信息

    本讲堂涉及当今广泛应用的锁相环设计,包括要求低抖动和低相位噪声的低功耗高速系统。我们首先学习PLL的基本工作原理,深入探讨其问题缺陷,并介绍解决这些问题的架构和电路技术,然后用最新的电路实例来证明这些技术的效果。


    接下来,我们会聚焦相位噪声和抖动,分析基本振荡器中导致相位噪声的各种机制。接着讨论环形和LC振荡器的设计,重点放在相位噪声与各种电路参数的折衷上。我们将一步一步介绍低噪声振荡器的设计过程,详细分析PLLs的相位噪声,并在无线和有线应用领域中引入最新的电路实例。


    课程的最后一部分将讲解全数字锁相环,这是当今业界的一个主流技术方向。我们将探讨时间-数字转换器和数字控制振荡器的设计,并分析它们相对于模拟PLLs的优缺点,我们将介绍最新的电路实例来分析这些新的电路技术。


    This course deals with the design of phase-locked loops for today's demanding applications, including low-power, high-speed systems requiring low jitter and low phase noise. We begin with a study of the fundamental PLL operation and delve into its imperfections. We then introduce architecture and circuit techniques that address these issues. Examples from the state of the art will illustrate the efficacy of these methods.

    Next, we focus on phase noise and jitter and analyze how various mechanisms in basic oscillators lead to phase noise. We also study the design of ring and LC oscillators with focus on phase noise and its trade-offs with the various circuit parameters. We introduce a step-by-step procedure for low-noise oscillator design. We also formulate the phase noise behavior of PLLs, and introduce state-of-the-art examples in both wireless and wireline domains.

    The last part of the course deals with all-digital PLLs, a popular alternative in today's industry.  We study the design of time-to-digital converters and digitally-controlled oscillators and focus on the advantages and disadvantages of these PLLs over their analog counterparts. Examples from the state of the art are used to analyze new circuit techniques. 

      谁应该参加?

    参加本讲堂需要具备基本的模拟电路知识,对锁相环感兴趣的设计工程师,设计经理,在校的高年级本科生、研究生等。 


    Advanced undergraduate or graduate students and practicing engineers who wish to develop a solid knowledge of PLL. A basic understanding of analog circuits is assumed.


    讲堂大纲

    第一天:06月11日


    1.Fundamental PLL Concepts: basic architecture, phase and frequency locking, loop dynamics, limitations of basic PLL;

    --PLL基本概念:基本结构、相位和频率锁定、环路动态、锁相环的局限性;


    2.Charge-Pump PLLs: Use of PFDs and charge pumps to improve performance, loop dynamics and practical issues;

    --电荷泵PLL:PFDS的用途、电荷泵性能改善、环路动态和电路的实际问题;


    3.PLL Nonidealities: PFD/CP imperfections, skew, mismatch, charge injection issues, circuit and architecture techniques dealing with imperfections;

    --PLL非理想效应:PFD/CP缺陷、偏差、失配、电荷注入问题、处理缺陷的电路和架构技术;


    4.Ring Oscillator Design: Fundamental ring topologies and their design issues, supply rejection issues, inverter-based and differential rings, examples of state of the art;

    --环形振荡器设计:基本环形拓扑及其设计问题、电源抑制问题、基于反相器和差分环、最新技术实例;


    5.LC Oscillator Design: Basic LC oscillator topologies, continuous and discrete tuning, class-C LC oscillators, design procedure, examples of state of the art;

    --LC振荡器设计:基本LC振荡器拓扑结构、连续和离散调谐、C类LC振荡器、设计步骤、最新实例;


    第二天:06月12日 


    6.Phase Noise and Jitter: Formulation of phase noise and jitter, relationship between phase noise and jitter

    --相位噪声和抖动:相位噪声和抖动的产生、相位噪声与抖动的关系


    7.Phase Noise in Ring Oscillators: analysis of phase noise and its trade-offs, design techniques for low phase noise

    --环形振荡器相位噪声:相位噪声及其折衷分析、低相位噪声设计技术


    8.Phase Noise in LC Oscillators: analysis of phase noise and its trade-offs, design techniques for low phase noise

    -LC振荡器中的相位噪声:相位噪声及其折衷分析、低相位噪声设计技术


    9.All-Digital PLLs: Basic architecture, advantages and disadvantages, time-to-digital converter design, phase noise formulation, examples of state of the art

    全数字锁相环:基本结构、优缺点、时间-数字转换器设计、相位噪声公式、最新技术实例


    10.Digitally-Controlled Oscillators: Digital tuning of ring and LC oscillators, trade-offs between tuning resolution and phase noise, examples of the state of the art

    -数字振荡器:环和LC振荡器的数字调谐、调谐分辨率和相位噪声之间的折衷



    举报活动

    活动标签

    最近参与

    • 乘古
      收藏

      (6年前)

    • 蒋勇
      收藏

      (6年前)

    • 春风里
      收藏

      (6年前)

    • pax*liyu
      报名

      (6年前)

    • 有常
      报名

      (6年前)

    您还可能感兴趣

    您有任何问题,在这里提问!

    为营造良好网络环境,评价信息将在审核通过后显示,请规范用语。

    全部讨论

    还木有人评论,赶快抢个沙发!

    微信扫一扫

    分享此活动到朋友圈

    活动日历   03月
    26 27 28 29 1 2 3
    4 5 6 7 8 9 10
    11 12 13 14 15 16 17
    18 19 20 21 22 23 24
    25 26 27 28 29 30 31

    免费发布